同時(shí),SPI也沒有多主器件協(xié)議,必須采用很復(fù)雜的軟件和外部邏輯來實(shí)現(xiàn)多主器件架構(gòu)。每個(gè)從器件需要一個(gè)單的從選擇信號??傂盘枖?shù)終為n+3個(gè),其中n是總線上從器件的數(shù)量。導(dǎo)線的數(shù)量將隨增加的從器件的數(shù)量按比例增長。同樣,在SPI總線上添加新的從器件也不方便。對于額外添加的每個(gè)從器件,都需要一條新的從器件選擇線或邏輯。圖2顯示了典型的SPI讀/寫周期。在地址或命令字節(jié)后面跟有一個(gè)讀/寫位。數(shù)據(jù)通過MOSI信號寫入從器件,通過MISO信號自從器件中讀出。對于速度的渴求始終在增長,傳輸速率每隔幾年就會加倍。這一趨勢在諸如計(jì)算、SAS和SATA存儲方面的PCIe以及云計(jì)算中的千兆以太網(wǎng)等很多現(xiàn)代通信系統(tǒng)中很普遍。信息對通過傳輸介質(zhì)傳送數(shù)據(jù)提出了巨大挑戰(zhàn)。目前的傳輸介質(zhì)仍然依賴于銅線,數(shù)據(jù)鏈路中的信號速率可以達(dá)到大于25Gbs,并且端口吞吐量可以大于100Gbs。這些串行數(shù)據(jù)傳輸設(shè)計(jì)使用差分信號的方式,通過被稱為差分對的一對銅線來傳送數(shù)據(jù)。A線路和B線路內(nèi)的信號是等振幅、反相位高速脈沖。
http://www.qsbdvgn.cn